网站首页 站内搜索

搜索结果

查询Tags标签: 寄存器,共有 539条记录
  • Armv8-A虚拟化手册(5)

    8. VHE下图呈现了一个简化的软件栈和异常级别: 你可以看到一个独立的hypervisor是如何映射到ARM异常级别。hypervisor运行在EL2而虚拟机运行在EL0/1。这种情况在托管hypervisor上存在问题,如下图所示: 通常,内核运行在EL1,但虚拟控制在EL2。这意味着大…

    2022/1/24 23:05:10 人评论 次浏览
  • H7-TOOL的LUA小程序教程第5期:串口开发,含Modbus(2022-01-16)

    LUA脚本的好处是用户可以根据自己注册的一批API(当前TOOL已经提供了几百个函数供大家使用),实现各种小程序,不再限制Flash里面已经下载的程序,就跟手机安装APP差不多,所以在H7-TOOL里面被广泛使用,支持在线调试运行,支持离线运行。 TOOL的LUA教程争取做到大家可以…

    2022/1/17 17:04:41 人评论 次浏览
  • H7-TOOL的LUA小程序教程第5期:串口开发,含Modbus(2022-01-16)

    LUA脚本的好处是用户可以根据自己注册的一批API(当前TOOL已经提供了几百个函数供大家使用),实现各种小程序,不再限制Flash里面已经下载的程序,就跟手机安装APP差不多,所以在H7-TOOL里面被广泛使用,支持在线调试运行,支持离线运行。 TOOL的LUA教程争取做到大家可以…

    2022/1/17 17:04:41 人评论 次浏览
  • 学习汇编基础

    我们知道,CPU 只负责计算,本身不具备智能。你输入一条指令,它就运行一次,然后停下来,等待下一条指令。 这些指令都是二进制的,称为操作码,比如加法指令就是00000011。编译器的作用,就是将高级语言写好的程序,翻译成一条条操作码。 对于人类来说,二进制程序是不可…

    2022/1/14 14:05:52 人评论 次浏览
  • 学习汇编基础

    我们知道,CPU 只负责计算,本身不具备智能。你输入一条指令,它就运行一次,然后停下来,等待下一条指令。 这些指令都是二进制的,称为操作码,比如加法指令就是00000011。编译器的作用,就是将高级语言写好的程序,翻译成一条条操作码。 对于人类来说,二进制程序是不可…

    2022/1/14 14:05:52 人评论 次浏览
  • 段寄存器

    1.什么是段寄存器,有哪些当我们用汇编写某一个地址时 mov dword ptr ds:[0x123456],eax 我们真正读写的地址是 ds.base + 0x123456、2.段寄存器有ES CS SS DS FS GS LDTR TR 3.段寄存器的作用,保护模式保护模式就是保护内存中的数据不被随意的访问,(不像实模式那样可以…

    2022/1/12 6:04:01 人评论 次浏览
  • 段寄存器

    1.什么是段寄存器,有哪些当我们用汇编写某一个地址时 mov dword ptr ds:[0x123456],eax 我们真正读写的地址是 ds.base + 0x123456、2.段寄存器有ES CS SS DS FS GS LDTR TR 3.段寄存器的作用,保护模式保护模式就是保护内存中的数据不被随意的访问,(不像实模式那样可以…

    2022/1/12 6:04:01 人评论 次浏览
  • 段寄存器属性的探测

    在之前段寄存器随笔中说了一下段寄存器是用来保护内存中的数据不被随意访问(当然还有页),那如何限制你的呢 首先要了解段寄存器的结构段寄存器的结构长度是96位,可以显示的只是16位的selecter(段选择子),剩余部分不可见,(但是可以探测到的) 在段寄存器中有个att…

    2022/1/12 6:03:57 人评论 次浏览
  • 段寄存器属性的探测

    在之前段寄存器随笔中说了一下段寄存器是用来保护内存中的数据不被随意访问(当然还有页),那如何限制你的呢 首先要了解段寄存器的结构段寄存器的结构长度是96位,可以显示的只是16位的selecter(段选择子),剩余部分不可见,(但是可以探测到的) 在段寄存器中有个att…

    2022/1/12 6:03:57 人评论 次浏览
  • x86-3-段式管理(segmentation)

    x86-3-段式管理(segmentation) 3.1 段式管理概述:从8086CPU开始,为了让程序在内存中能自由浮动而又不影响它的正常执行,CPU将内存划分成逻辑上的段来给程序使用。x86继续沿用了这一模式,但是保护模式将其管理起来,进行保护。而段式管理正是用来对段进行管理的。在保护…

    2022/1/11 6:05:11 人评论 次浏览
  • x86-3-段式管理(segmentation)

    x86-3-段式管理(segmentation) 3.1 段式管理概述:从8086CPU开始,为了让程序在内存中能自由浮动而又不影响它的正常执行,CPU将内存划分成逻辑上的段来给程序使用。x86继续沿用了这一模式,但是保护模式将其管理起来,进行保护。而段式管理正是用来对段进行管理的。在保护…

    2022/1/11 6:05:11 人评论 次浏览
  • 第十三章 RISC精简指令计算机

    教材参考计算机组织与结构——性能设计(第九版)第14章这一章我们来讲一讲一种很著名的计算机架构——RISC(另一种与其相对的叫CISC)。那么问题来了,什么是RISC? RISC是Reduced Instruction Set Computer,即精简指令集计算机的简称。而与其相对的则是复杂指令集计算…

    2022/1/10 23:04:28 人评论 次浏览
  • 第十三章 RISC精简指令计算机

    教材参考计算机组织与结构——性能设计(第九版)第14章这一章我们来讲一讲一种很著名的计算机架构——RISC(另一种与其相对的叫CISC)。那么问题来了,什么是RISC? RISC是Reduced Instruction Set Computer,即精简指令集计算机的简称。而与其相对的则是复杂指令集计算…

    2022/1/10 23:04:28 人评论 次浏览
  • 九.GPIO中断试验2——通用中断服务程序构成

    在上一章我们大概讲了中断原理,并且在放出来汇编的中断向量表和预留的中断服务函数,下面我们就要结合前面学过的知识完善这些中断服务函数。 复位中断函数 I.MX6U在上电开始或复位的时候就会调用这个复位中断,在这个中断要做的工作有:关闭全局终端 关闭I Cache、D Cac…

    2022/1/10 22:04:06 人评论 次浏览
  • 九.GPIO中断试验2——通用中断服务程序构成

    在上一章我们大概讲了中断原理,并且在放出来汇编的中断向量表和预留的中断服务函数,下面我们就要结合前面学过的知识完善这些中断服务函数。 复位中断函数 I.MX6U在上电开始或复位的时候就会调用这个复位中断,在这个中断要做的工作有:关闭全局终端 关闭I Cache、D Cac…

    2022/1/10 22:04:06 人评论 次浏览
扫一扫关注最新编程教程